# ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ БЮДЖЕТНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "РЯЗАНСКИЙ ГОСУДАРСТВЕННЫЙ РАДИОТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ИМЕНИ В.Ф. УТКИНА"

СОГЛАСОВАНО Зав. выпускающей кафедры **УТВЕРЖДАЮ** 

## Проектирование ЦУ на ПЛИС

рабочая программа дисциплины (модуля)

Закреплена за кафедрой Радиотехнических систем

Учебный план 11.03.01\_22\_00.plx

11.03.01 Радиотехника

Квалификация бакалавр

Форма обучения очная

Общая трудоемкость 2 ЗЕТ

#### Распределение часов дисциплины по семестрам

| Семестр<br>(<Курс>.<Семестр<br>на курсе>) | 7 (4.1) |           | Итого |       |  |
|-------------------------------------------|---------|-----------|-------|-------|--|
| Недель                                    | 1       | 6         |       |       |  |
| Вид занятий                               | УП      | РΠ        | УП    | РΠ    |  |
| Лекции                                    | 16      | 16        | 16    | 16    |  |
| Лабораторные                              | 8       | 8         | 8     | 8     |  |
| Практические                              | 8       | 8         | 8     | 8     |  |
| Иная контактная работа                    | 0,25    | 0,25      | 0,25  | 0,25  |  |
| Итого ауд.                                | 32,25   | 32,25     | 32,25 | 32,25 |  |
| Контактная работа                         | 32,25   | 32,25     | 32,25 | 32,25 |  |
| Сам. работа                               | 31      | 31        | 31    | 31    |  |
| Часы на контроль                          | 8,75    | 8,75 8,75 |       | 8,75  |  |
| Итого                                     | 72      | 72        | 72    | 72    |  |

#### Программу составил(и):

к.т.н., доц., Холопов Иван Сергеевич;ст.преп., Кислицына Татьяна Сергеевна

#### Рабочая программа дисциплины

#### Проектирование ЦУ на ПЛИС

разработана в соответствии с ФГОС ВО:

ФГОС ВО - бакалавриат по направлению подготовки 11.03.01 Радиотехника (приказ Минобрнауки России от 19.09.2017 г. № 931)

составлена на основании учебного плана:

11.03.01 Радиотехника

утвержденного учёным советом вуза от 28.01.2022 протокол № 6.

Рабочая программа одобрена на заседании кафедры

#### Радиотехнических систем

Протокол от 30.06.2022 г. № 12 Срок действия программы: 20222026 уч.г. Зав. кафедрой Кошелев Виталий Иванович УП: 11.03.01\_22\_00.plx

# Визирование РПД для исполнения в очередном учебном году Рабочая программа пересмотрена, обсуждена и одобрена для исполнения в 2023-2024 учебном году на заседании кафедры Радиотехнических систем Протокол от \_\_\_\_\_\_2023 г. № \_\_\_ Зав. кафедрой Визирование РПД для исполнения в очередном учебном году Рабочая программа пересмотрена, обсуждена и одобрена для исполнения в 2024-2025 учебном году на заседании кафедры Радиотехнических систем Протокол от \_\_ \_\_\_\_\_ 2024 г. № \_\_\_ Зав. кафедрой \_\_\_\_\_ Визирование РПД для исполнения в очередном учебном году Рабочая программа пересмотрена, обсуждена и одобрена для исполнения в 2025-2026 учебном году на заседании кафедры Радиотехнических систем Протокол от \_\_\_ 2025 г. № \_\_\_ Зав. кафедрой \_\_\_\_\_ Визирование РПД для исполнения в очередном учебном году Рабочая программа пересмотрена, обсуждена и одобрена для

исполнения в 2026-2027 учебном году на заседании кафедры

#### Радиотехнических систем

| протокол от   | 2026 Γ. Nº |  |
|---------------|------------|--|
|               |            |  |
| n 1 v         |            |  |
| Зав. кафедрой |            |  |

2026

|     | 1. ЦЕЛИ ОСВОЕНИЯ ДИСЦИПЛИНЫ (МОДУЛЯ)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1.1 | Целью освоения дисциплины является выработка базовых знаний в области программирования интегральных микросхем и разработки программного обеспечения на основе современных методов и стандартов проектирования, разработки и дальнейшего развития программных продуктов, а также подготовка обучающихся к научно-исследовательской и проектно-конструкторской деятельности по направлению подготовки 11.03.01 «Радиотехника» посредством обеспечения этапов формирования компетенций, предусмотренных ФГОС, в части представленных ниже знаний, умений и навыков. |
| 1.2 | Обучение студентов по курсу «Проектирование цифровых устройств на ПЛИС» направлено на получение базовых знаний по разделам курса, теоретическое и практическое освоение методов и средств разработки программного обеспечения на языке описания аппаратуры VHDL.                                                                                                                                                                                                                                                                                                 |
| 1.3 | Задачи дисциплины:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 1.4 | формирование представления о программируемых интегральных схемах;                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1.5 | изучение основ языка VHDL;                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 1.6 | изучение особенностей синтеза типовых цифровых устройств;                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 1.7 | формирование навыков по отладке и оптимизации проектов в САПР Quartus II.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |

|       | 2. МЕСТО ДИСЦИПЛИНЫ (МОДУЛЯ) В СТРУКТУРЕ ОБРАЗОВАТЕЛЬНОЙ ПРОГРАММЫ |                                                                            |  |  |  |  |
|-------|--------------------------------------------------------------------|----------------------------------------------------------------------------|--|--|--|--|
| П     | (икл (раздел) ОП:                                                  | Б1.В.ДВ.04                                                                 |  |  |  |  |
| 2.1   | 1 Требования к предварительной подготовке обучающегося:            |                                                                            |  |  |  |  |
| 2.1.1 | Информатика                                                        |                                                                            |  |  |  |  |
| 2.1.2 | Цифровые устройства и                                              | микропроцессоры                                                            |  |  |  |  |
| 2.1.3 | Программирование ради                                              | отехнических задач                                                         |  |  |  |  |
| 2.1.4 | Цифровая обработка сиг                                             | тналов                                                                     |  |  |  |  |
| 2.1.5 | Основы конструирования и технологии производства РЭС               |                                                                            |  |  |  |  |
| 2.1.6 | Технологическая (проек                                             | тно-технологическая) практика                                              |  |  |  |  |
| 2.2   | Дисциплины (модули) предшествующее:                                | и практики, для которых освоение данной дисциплины (модуля) необходимо как |  |  |  |  |
| 2 2 1 | Учебно-исследователься                                             | rog naporo                                                                 |  |  |  |  |
|       | · ·                                                                | •                                                                          |  |  |  |  |
|       | Расчетно-конструкторская работа                                    |                                                                            |  |  |  |  |
| 2.2.3 | Преддипломная практив                                              | ra e e e e e e e e e e e e e e e e e e e                                   |  |  |  |  |
| 2.2.4 | Выполнение и защита в                                              | ыпускной квалификационной работы                                           |  |  |  |  |

# 3. КОМПЕТЕНЦИИ ОБУЧАЮЩЕГОСЯ, ФОРМИРУЕМЫЕ В РЕЗУЛЬТАТЕ ОСВОЕНИЯ ДИСЦИПЛИНЫ (МОДУЛЯ)

ПК-4: Способен разрабатывать компоновочные и рабочие чертежи, проектировать (разрабатывать) комплексы бортового оборудования и его подсистемы для авиационных комплексов различного назначения

# ПК-4.1. Разрабатывает структурные, функциональные и принципиальные электрические схемы бортового оборудования и его подсистемы для авиационных комплексов различного назначения

#### Знать

функциональное различие между микросхемами ПЛИС, выполненными по технологиям CPLD и FPGA, для обоснования их применения в принципиальных электрических схемах бортового оборудования.

#### Уметь

разрабатывать проекты цифровых устройств управления на языке описания аппаратуры, используя структурный и поведенческий способы описания.

#### Владеть

навыками реализации комбинационных и последовательностных цифровых устройств на программируемой логике средствами языка описания аппаратуры VHDL для их применения в электрических схемах бортового оборудования авиационных комплексов различного назначения.

# ПК-4.2. Разрабатывает алгоритмическое обеспечение режимов работы систем бортового оборудования для авиационных комплексов различного назначения

#### Знать

методику проектирования и моделирования с использованием САПР Quartus II модулей цифровых устройств управления функциональными узлами бортового оборудования авиационных комплексов различного назначения.

#### Уметь

работать с отладочной платой ПЛИС для выполнения отладки алгоритмического обеспечения.

#### Владеть

синтаксисом языка VHDL для разработки алгоритмического обеспечения режимов работы систем бортового оборудования.

| 3.1   | Знать:                                                                                                                                                                                                                                                |
|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 3.1.1 | функциональное различие между микросхемами ПЛИС, выполненными по технологиям CPLD и FPGA, для обоснования их применения в принципиальных электрических схемах бортового оборудования;                                                                 |
| 3.1.2 | методику проектирования и моделирования с использованием САПР Quartus II модулей цифровых устройств<br>управления функциональными узлами бортового оборудования авиационных комплексов различного назначения.                                         |
| 3.2   | Уметь:                                                                                                                                                                                                                                                |
| 3.2.1 | разрабатывать проекты цифровых устройств управления на языке описания аппаратуры, используя структурный и поведенческий способы описания;                                                                                                             |
| 3.2.2 | работать с отладочной платой ПЛИС для выполнения отладки алгоритмического обеспечения.                                                                                                                                                                |
| 3.3   | Владеть:                                                                                                                                                                                                                                              |
| 3.3.1 | реализации комбинационных и последовательностных цифровых устройств на программируемой логике средствами языка описания аппаратуры VHDL для их применения в электрических схемах бортового оборудования авиационных комплексов различного назначения; |
| 3.3.2 | использования синтаксиса языка VHDL для разработки алгоритмического обеспечения режимов работы систем бортового оборудования.                                                                                                                         |

| 4. СТРУКТУРА И СОДЕРЖАНИЕ ДИСЦИПЛИНЫ (МОДУЛЯ) |                                                                                                                                                                                                                                               |           |       |                                              |                                                 |                                                              |  |
|-----------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-------|----------------------------------------------|-------------------------------------------------|--------------------------------------------------------------|--|
| Код                                           | Наименование разделов и тем /вид занятия/                                                                                                                                                                                                     | Семестр / | Часов | Компетен-                                    | Литература                                      | Форма                                                        |  |
| занятия                                       | Раздел 1. Содержание дисциплины по темам                                                                                                                                                                                                      | Курс      |       | ции                                          |                                                 | контроля                                                     |  |
|                                               | •                                                                                                                                                                                                                                             |           |       |                                              |                                                 |                                                              |  |
| 1.1                                           | Введение. Схемотехническая реализация программируемой логики /Тема/                                                                                                                                                                           | 7         | 0     |                                              |                                                 |                                                              |  |
| 1.2                                           | Состав и содержание курса. Организация учебного процесса. Требования к освоению дисциплины. Знакомство с основной и дополнительной литературой по теме курса.  /Лек/                                                                          | 7         | 0,25  | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Л3.2<br>Э1 |                                                              |  |
| 1.3                                           | Основные понятия курса. Проектирование на основе языков описания аппаратных средств. Современные языки описания аппаратуры и производители ПЛИС. Этапы проектирования с использованием языка VHDL. Отладочный макет и САПР Quartus II.  /Лек/ | 7         | 0,25  | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                              |  |
| 1.4                                           | Становление и развитие архитектур ПЛИС. Сравнение ПЛИС CPLD и FPGA. /Лек/                                                                                                                                                                     | 7         | 0,5   | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                              |  |
| 1.5                                           | Сравнение архитектур ПЛИС CPLD и FPGA. /Cp/                                                                                                                                                                                                   | 7         | 1     | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             | Самостоятель ная проработка изученного лекционного материала |  |
| 1.6                                           | Структура проекта на языке VHDL /Тема/                                                                                                                                                                                                        | 7         | 0     |                                              |                                                 | -                                                            |  |
| 1.7                                           | Элементы языка VHDL. Типы данных в языке VHDL. Стандарт IEEE 1164. Тип данных std_logic. Стандартные библиотеки и пакеты языка VHDL. /Лек/                                                                                                    | 7         | 2     | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                              |  |
| 1.8                                           | Объекты VHDL. Сущность и архитектура объекта в VHDL. /Лек/                                                                                                                                                                                    | 7         | 1     | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                              |  |
| 1.9                                           | Идентификаторы в языке VHDL. Описание сущности объекта на языке VHDL. /Пр/                                                                                                                                                                    | 7         | 0     | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Решение<br>задач.                                            |  |

|      | 1                                                                                                                                                                                              | 1 |      | 1                                            | 1                                               |                                                                                                                                    |
|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|------|----------------------------------------------|-------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|
| 1.10 | Зарезервированные ключевые слова языка VHDL. /Cp/                                                                                                                                              | 7 | 1    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ное изучение основной и дополнительн ой литературы.                                                                   |
| 1.11 | Структура проекта на языке VHDL. Синтаксические конструкции объявления типа и подтипа, библиотек и пакетов. Синтаксические конструкции описания сущности и архитектуры объекта. /Ср/           | 7 | 2    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Л3.2<br>Э1 | Самостоятель ная проработка изученного лекционного материала.                                                                      |
| 1.12 | Синтез комбинационных цифровых устройств на языке VHDL /Teмa/                                                                                                                                  | 7 | 0    |                                              |                                                 |                                                                                                                                    |
| 1.13 | Сигналы в VHDL. Оператор параллельного присваивания значения сигналу. Поведенческий стиль описания объектов. Процессы в VHDL. Оператор CASE. /Лек/                                             | 7 | 1    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                    |
| 1.14 | Пример VHDL-описания мультиплексора. Операции языка VHDL. Имя с индексом и имявырезка. Пример VHDL-описания простой логической схемы. Пример VHDL-описания семисегментного индикатора. /Лек/   | 7 | 1,75 | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                    |
| 1.15 | Структурный стиль описания объектов. Декларация и подключение компонента. Карты портов. Ключевое (поименованное) и позиционное присвоение портов. /Лек/                                        | 7 | 0,75 | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                    |
| 1.16 | Сигналы и компоненты. Составление программы с применением структурного стиля программирования. /Пр/                                                                                            | 7 | 2    | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Решение<br>задач.                                                                                                                  |
| 1.17 | Знакомство с САПР Quartus II. Синтез мультиплексора и семисегментного индикатора. /Лаб/                                                                                                        | 7 | 4    | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Э1         | Работа с проектом в САПР Quartus II. Демонстрация работы проекта на отладочной плате. Ответы на вопросы преподавателя . Выполнение |
|      |                                                                                                                                                                                                |   |      |                                              |                                                 | дополнительн ого задания.                                                                                                          |
| 1.18 | Структурный стиль описания объектов. Декларация и подключение компонента.<br>Ключевое (поименованное) и позиционное присвоение портов. /Ср/                                                    | 7 | 2    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная подготовка к практическом у занятию.                                                                              |
| 1.19 | VHDL-описания мультиплексора и семисегментного индикатора. Изучение порядка работы в системе проектирования Quartus II. /Ср/                                                                   | 7 | 4    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Э1         | Самостоятель ная подготовка к лабораторной работе.                                                                                 |
| 1.20 | Стили описания объектов: поведенческий, структурный и смешанный. Синтаксическая конструкция декларирования сигнала. Синтаксис операторов Process и Case. Приоритет операций в языке VHDL. /Ср/ | 7 | 1    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Л3.2<br>Э1 | Самостоятель ная проработка изученного лекционного материала.                                                                      |
| 1.21 | Синтез последовательностных цифровых устройств на языке VHDL. Часть 1 /Тема/                                                                                                                   | 7 | 0    |                                              |                                                 |                                                                                                                                    |

|      | i                                                                                                                                                                                                                                          | 1 |      | 1                                            | 1                                               |                                                                                                                                                              |
|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|------|----------------------------------------------|-------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1.22 | Параллельный оператор агрегат. Последовательный оператор IF. Переменные в языке VHDL. /Лек/                                                                                                                                                | 7 | 1    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                                              |
| 1.23 | Реализация D-триггера и параллельного регистра на языке VHDL. Описание фронта тактового сигнала на языке VHDL. Синхронные и асинхронные действия. /Лек/                                                                                    | 7 | 1,75 | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                                              |
| 1.24 | Константы в языке VHDL. Пользовательские пакеты в языке VHDL. Функции преобразования типа данных. /Лек/                                                                                                                                    | 7 | 0,5  | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                                              |
| 1.25 | Управляющие входы Set, Reset, Load и Ena.<br>Различие синхронных и асинхронных<br>действий. /Ср/                                                                                                                                           | 7 | 2    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная подготовка к практическом у занятию.                                                                                                        |
| 1.26 | Синтаксис операторов агрегат и if. Синтаксические конструкции декларирования переменных и констант в языке VHDL. Отличие переменной от сигнала в языке VHDL. Синтаксис описания пользовательского пакета и подключение его к проекту. /Ср/ | 7 | 2    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная проработка изученного лекционного материала.                                                                                                |
| 1.27 | Синтез последовательностных цифровых устройств на языке VHDL. Часть 2 / Тема/                                                                                                                                                              | 7 | 0    |                                              |                                                 |                                                                                                                                                              |
| 1.28 | Реализация параметрического счетчика, параметрического делителя частоты, широтно-импульсного модулятора и сторожевого таймера на языке VHDL.  /Лек/                                                                                        | 7 | 1,5  | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                                                              |
| 1.29 | Синхронные и асинхронные операции в последовательностных цифровых устройствах. Синтез параметрических счетчиков. /Пр/                                                                                                                      | 7 | 2    | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Решение<br>задач.                                                                                                                                            |
| 1.30 | Синтез последовательностных цифровых устройств. /Лаб/                                                                                                                                                                                      | 7 | 4    | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Э1         | Работа с проектом в САПР Quartus II. Демонстрация работы проекта на отладочной плате. Ответы на вопросы преподавателя . Выполнение дополнительн ого задания. |
| 1.31 | Синтез суммирующих, вычитающих и реверсивных счетчиков. /Ср/                                                                                                                                                                               | 7 | 2    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная подготовка к практическом у занятию.                                                                                                        |
| 1.32 | VHDL-описания параллельного регистра, параметрического счетчика, параметрического делителя частоты и широтно-импульсного модулятора. /Ср/                                                                                                  | 7 | 5    | ПК-4.1-3<br>ПК-4.2-3                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Л3.2<br>Э1 | Самостоятель ная проработка изученного лекционного материала. Самостоятель ная подготовка к лабораторной работе.                                             |

| 1.33 | Последовательные и параллельные операторы                                                                                                | 7 | 0    |                                                                      |                                                 |                                                                                                                     |
|------|------------------------------------------------------------------------------------------------------------------------------------------|---|------|----------------------------------------------------------------------|-------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|
| 1.34 | VHDL /Тема/ Последовательные операторы языке VHDL: операторы циклов forloop и whileloop, оператор завершения цикла exit. /Лек/           | 7 | 0,25 | ПК-4.1-3<br>ПК-4.2-3                                                 | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2                   |                                                                                                                     |
| 1.35 | Параллельные операторы языка VHDL: оператор селективного присвоения withselect, оператор условного назначения сигнала,                   | 7 | 0,5  | ПК-4.1-3<br>ПК-4.2-3                                                 | Э1<br>Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2             |                                                                                                                     |
| 1.36 | оператор генерации generate. /Лек/ Массивы и записи в языке VHDL. Пользовательские функции в языке VHDL.                                 | 7 | 1    | ПК-4.1-3<br>ПК-4.2-3                                                 | Э1<br>Л1.1 Л1.2<br>Л1.3Л2.1                     |                                                                                                                     |
|      | Тело пакета.<br>/Лек/                                                                                                                    |   |      |                                                                      | Л2.2<br>Э1                                      |                                                                                                                     |
| 1.37 | Параллельное и каскадное подключение нескольких однотипных компонентов к проекту верхнего уровня. /Пр/                                   | 7 | 2    | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Решение<br>задач.                                                                                                   |
| 1.38 | VHDL-описания параллельного и каскадного подключения нескольких однотипных компонентов к проекту верхнего уровня. /Ср/                   | 7 | 3    | ПК-4.1-3<br>ПК-4.2-3                                                 | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная подготовка к практическом у занятию.                                                               |
| 1.39 | Синтаксис операторов forloop, whileloop, exit, withselect, оператор условного назначения сигнала и оператора генерации generate.         | 7 | 1    | ПК-4.1-3<br>ПК-4.2-3                                                 | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная проработка изученного лекционного материала.                                                       |
| 1.40 | Синтез устройств на основе счетчиков и сдвиговых регистров /Тема/                                                                        | 7 | 0    |                                                                      |                                                 |                                                                                                                     |
| 1.41 | Реализация сдвигового регистра на языке VHDL. /Лек/                                                                                      | 7 | 0,5  | ПК-4.1-3<br>ПК-4.2-3                                                 | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                     |
| 1.42 | Реализация генератора М-последовательности на языке VHDL. /Лек/                                                                          | 7 | 1,5  | ПК-4.1-3<br>ПК-4.2-3                                                 | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2<br>Э1             |                                                                                                                     |
| 1.43 | Синтез сдвигового регистра и генератора М-<br>последовательности с входами<br>управления. /Пр/                                           | 7 | 2    | ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-У<br>ПК-4.2-В                         | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Решение<br>задач.                                                                                                   |
| 1.44 | VHDL-описания сдвигового регистра с входами управления и генератора М-последовательности по заданному характеристическому полиному. /Ср/ | 7 | 5    | ПК-4.1-3<br>ПК-4.2-3                                                 | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.2<br>Э1         | Самостоятель ная проработка изученного лекционного материала. Самостоятель ная подготовка к практическом у занятию. |
|      | Раздел 2. Промежуточная аттестация                                                                                                       |   |      |                                                                      |                                                 |                                                                                                                     |
| 2.1  | Подготовка к зачету, иная контактная работа /Тема/                                                                                       | 7 | 0    |                                                                      |                                                 |                                                                                                                     |
| 2.2  | Подготовка к зачету /Зачёт/                                                                                                              | 7 | 8,75 | ПК-4.1-3<br>ПК-4.1-У<br>ПК-4.1-В<br>ПК-4.2-3<br>ПК-4.2-У<br>ПК-4.2-В | Л1.1 Л1.2<br>Л1.3Л2.1<br>Л2.2Л3.1<br>Л3.2<br>Э1 |                                                                                                                     |

| 2.3 | Прием зачета /ИКР/ | 7 | 0,25 | ПК-4.1-3 | Итоговое      |
|-----|--------------------|---|------|----------|---------------|
|     |                    |   |      | ПК-4.1-У | тестирование. |
|     |                    |   |      | ПК-4.1-В | Решение       |
|     |                    |   |      | ПК-4.2-3 | задачи.       |
|     |                    |   |      | ПК-4.2-У |               |
|     |                    |   |      | ПК-4.2-В |               |

### 5. ОЦЕНОЧНЫЕ МАТЕРИАЛЫ ПО ДИСЦИПЛИНЕ (МОДУЛЮ)

Оценочные материалы приведены в приложении к рабочей программе дисциплины (см. документ "Оценочные материалы по дисциплине "Проектирование ЦУ на ПЛИС").

|                            | 6. УЧЕБНО-МЕТОЛИ                                                       | ЧЕСКОЕ И ИНФОРМАЦИОННОЕ ОБЕСПЕЧЕНИЕ ДИСП                                                                         | иплины (мол                                 | ІУЛЯ)                                                                                     |  |  |  |  |
|----------------------------|------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|---------------------------------------------|-------------------------------------------------------------------------------------------|--|--|--|--|
|                            |                                                                        | 6.1. Рекомендуемая литература                                                                                    | - 7                                         | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,                                                   |  |  |  |  |
| 6.1.1. Основная литература |                                                                        |                                                                                                                  |                                             |                                                                                           |  |  |  |  |
| №                          | Авторы, составители                                                    | Заглавие                                                                                                         | Издательство, год                           | Количество/<br>название<br>ЭБС                                                            |  |  |  |  |
| Л1.1                       | Харрис Д. М.,<br>Харрис С. Л.,<br>Романова А. Ю.                       | Цифровая схемотехника и архитектура компьютера RISC-V                                                            | Москва: ДМК<br>Пресс, 2022,<br>810 с.       | 978-5-97060-<br>961-3,<br>https://e.lanbo<br>ok.com/book/<br>241166                       |  |  |  |  |
| Л1.2                       | Бибило, П. Н.                                                          | Синтез логических схем с использованием языка VHDL                                                               | Москва:<br>СОЛОН-□,<br>2021, 384 с.         | 5-93455-152-<br>3,<br>https://www.i<br>prbookshop.r<br>u/142035.htm                       |  |  |  |  |
| Л1.3                       | Бибило, П. Н.                                                          | Основы языка VHDL                                                                                                | Москва:<br>СОЛОН-□,<br>2021, 200 с.         | 5-93455-056-<br>X,<br>https://www.i<br>prbookshop.r<br>u/142041.htm<br>l                  |  |  |  |  |
|                            | •                                                                      | 6.1.2. Дополнительная литература                                                                                 | •                                           | •                                                                                         |  |  |  |  |
| №                          | Авторы, составители                                                    | Заглавие                                                                                                         | Издательство,<br>год                        | Количество/<br>название<br>ЭБС                                                            |  |  |  |  |
| Л2.1                       | Бабак В. П.,<br>Корченко А. Г.,<br>Тимошенко Н. П.,<br>Филоненко С. Ф. | VHDL: Справочное пособие по основам языка                                                                        | Москва: ДМК<br>Пресс, 2010,<br>217 с.       | 978-5-94120-<br>169-3,<br>http://e.lanbo<br>ok.com/books<br>/element.php?<br>pl1_id=60992 |  |  |  |  |
| Л2.2                       | Перельройзен, Е. З.                                                    | Проектируем на VHDL                                                                                              | Москва:<br>СОЛОН-<br>Пресс, 2021,<br>448 с. | 5-98003-113-<br>8,<br>https://www.i<br>prbookshop.r<br>u/141910.htm<br>1                  |  |  |  |  |
|                            | 6.1.3. Методические разработки                                         |                                                                                                                  |                                             |                                                                                           |  |  |  |  |
| No                         | Авторы, составители                                                    | Заглавие                                                                                                         | Издательство, год                           | Количество/<br>название<br>ЭБС                                                            |  |  |  |  |
| Л3.1                       | Холопов И.С.                                                           | Основы проектирования цифровых устройств с использованием языка описания аппаратуры VHDL : Методические указания | Рязань: РИЦ<br>РГРТУ, 2014,                 | https://elib.rsr<br>eu.ru/ebs/dow<br>nload/1415                                           |  |  |  |  |

УП: 11.03.01\_22\_00.plx

| No   | Авторы, составители                                                                                      | Заглавие                                          | Издательство, | Количество/      |  |  |  |
|------|----------------------------------------------------------------------------------------------------------|---------------------------------------------------|---------------|------------------|--|--|--|
|      |                                                                                                          |                                                   | год           | название         |  |  |  |
|      |                                                                                                          |                                                   |               | ЭБС              |  |  |  |
| Л3.2 | Холопов И.С.                                                                                             | Проектирование средств радиоэлектронной борьбы на | Рязань: РИЦ   | ,                |  |  |  |
|      |                                                                                                          | программируемых логических интегральных схемах:   | РГРТУ, 2018,  | https://elib.rsr |  |  |  |
|      |                                                                                                          | Методические указания                             |               | eu.ru/ebs/dow    |  |  |  |
|      |                                                                                                          |                                                   |               | nload/1666       |  |  |  |
|      |                                                                                                          |                                                   |               |                  |  |  |  |
|      | 6.2. Перечень ресурсов информационно-телекоммуникационной сети "Интернет"                                |                                                   |               |                  |  |  |  |
| Э1   | Э1 Дистанционные курсы доступны по следующим адресам: VHDL – обучающий портал [Электронный ресурс]. URL: |                                                   |               |                  |  |  |  |
|      | http://vhdl.bas-net.by/ (дата обращения 28.02.2021).                                                     |                                                   |               |                  |  |  |  |

#### 6.3 Перечень программного обеспечения и информационных справочных систем

#### 6.3.1 Перечень лицензионного и свободно распространяемого программного обеспечения, в том числе отечественного производства

| Наименование                                    | Описание              |
|-------------------------------------------------|-----------------------|
| Операционная система Windows                    | Коммерческая лицензия |
| Kaspersky Endpoint Security                     | Коммерческая лицензия |
| Adobe Acrobat Reader                            | Свободное ПО          |
| Quartus II Web Edition ver.9.0                  | Свободное ПО          |
| 6.3.2 Перечень информационных справочных систем |                       |

| 7. МАТЕРИАЛЬНО-ТЕХНИЧЕСКОЕ ОБЕСПЕЧЕНИЕ ДИСЦИПЛИНЫ (МОДУЛЯ) |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |  |
|------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 1                                                          | 525 Лабораторный корпус Учебная аудитория для проведения занятий лекционного и семинарского типа, групповых и индивидуальных консультаций, текущего контроля и промежуточной аттестации. Специализированная мебель (56 посадочных мест), магнитно-маркерная доска. 1 интерактивный комплект Т82/IN124STa/WTH140-доска IQ Board DVT T082+проектор Infocus IN124STA. ПК: Intel Core i5 /8Gb. Возможность подключения к сети Интернет и обеспечением доступа в электронную информационно-образовательную среду РГРТУ                                                                                                                                                                                                                               |  |
| 2                                                          | 423 Лабораторный корпус. учебная лаборатория для проведения занятий лабораторных работ и индивидуальных консультаций, для проведения самостоятельной работы обучающихся Специализированная мебель (18 посадочных мест). Магнитно-маркерная доска. Комплект оборудования для лаборатории цветного телевидения. (4 ПК). Комплект оборудования для учебной лаборатории цветного телевидения на 2рабочих места студентов (2 ПК). ПК: Intel Pentium G2030/4Gb – 6 шт Компьютерная техника с возможностью подключения к сети «Интернет» и обеспечением доступа в электронную информационно-образовательную среду.                                                                                                                                     |  |
| 3                                                          | 423 А Лабораторный корпус. учебная лаборатория для проведения занятий лекционного и семинарского типа, групповых и индивидуальных консультаций, для проведения самостоятельной работы обучающихся Специализированная мебель (18 посадочных мест), ПК: Intel Pentium Dual/3,24Gb – 1 шт. 1 мультимедийный проектор 1800 Ansi, экран, магнитно-маркерная доска. Компьютерная техника с возможностью подключения к сети «Интернет» и обеспечением доступа в электронную информационно-образовательную среду.                                                                                                                                                                                                                                       |  |
| 4                                                          | 417 Лабораторный корпус. учебная лаборатория для проведения лабораторных работ, самостоятельной работы обучающихся Учебно-лабораторный комплекс «Радиолокационные станции обнаружения подвижных объектов на базе АФАР-16», РЛС-02-16.  Комплект учебно-лабораторного оборудования для изучения основ радиолокации ЭЛБ-150.024.01.  Учебно-лабораторные макеты: генераторы, осциллографы, радиовысотомер, отладочные комплекты, 1 мультимедийный проектор 1800 Ansi, экран, магнитно-маркерная доска, специализированная мебель.  ПК: Intel Pentium G5420/8Gb – 6 шт  Intel Pentium Dual/2Gb – 3 шт  Компьютерная техника с возможностью подключения к сети «Интернет» и обеспечением доступа в электронную информационно-образовательную среду. |  |

#### 8. МЕТОДИЧЕСКИЕ МАТЕРИАЛЫ ПО ДИСЦИПЛИНЕ (МОДУЛЮ)

Методические указания по освоению дисциплины "Проектирование ЦУ на ПЛИС" представлены в приложении к рабочей программе дисциплины. Оператор ЭДО ООО "Компания "Тензор"

ДОКУМЕНТ ПОДПИСАН ЭЛЕКТРОННОЙ ПОДПИСЬЮ

КАФЕДРЫ

ПОДПИСАНО ЗАВЕДУЮЩИМ ФГБОУ ВО "РГРТУ", РГРТУ, Кошелев Виталий Иванович, Заведующий кафедрой РТС

КАФЕДРЫ ПОДПИСАНО ФГБОУ ВО "РГРТУ", РГРТУ, Кошелев Виталий Иванович,

ЗАВЕДУЮЩИМ Заведующий кафедрой РТС **09.07.25** 11:33 (MSK)

**09.07.25** 11:33

(MSK)

Простая подпись

Простая подпись

ВЫПУСКАЮЩЕЙ